fsl_lpuart.h 1.1 KB

1234567891011121314151617181920212223242526272829303132333435363738394041424344454647484950515253545556575859606162636465666768697071
  1. /* SPDX-License-Identifier: GPL-2.0+ */
  2. /*
  3. * Copyright 2016 Freescale Semiconductor, Inc.
  4. *
  5. */
  6. #if defined(CONFIG_ARCH_MX7ULP) || defined(CONFIG_ARCH_IMX8)
  7. struct lpuart_fsl_reg32 {
  8. u32 verid;
  9. u32 param;
  10. u32 global;
  11. u32 pincfg;
  12. u32 baud;
  13. u32 stat;
  14. u32 ctrl;
  15. u32 data;
  16. u32 match;
  17. u32 modir;
  18. u32 fifo;
  19. u32 water;
  20. };
  21. #else
  22. struct lpuart_fsl_reg32 {
  23. u32 baud;
  24. u32 stat;
  25. u32 ctrl;
  26. u32 data;
  27. u32 match;
  28. u32 modir;
  29. u32 fifo;
  30. u32 water;
  31. };
  32. #endif
  33. struct lpuart_fsl {
  34. u8 ubdh;
  35. u8 ubdl;
  36. u8 uc1;
  37. u8 uc2;
  38. u8 us1;
  39. u8 us2;
  40. u8 uc3;
  41. u8 ud;
  42. u8 uma1;
  43. u8 uma2;
  44. u8 uc4;
  45. u8 uc5;
  46. u8 ued;
  47. u8 umodem;
  48. u8 uir;
  49. u8 reserved;
  50. u8 upfifo;
  51. u8 ucfifo;
  52. u8 usfifo;
  53. u8 utwfifo;
  54. u8 utcfifo;
  55. u8 urwfifo;
  56. u8 urcfifo;
  57. u8 rsvd[28];
  58. };
  59. /* Used on i.MX7ULP */
  60. #define LPUART_BAUD_BOTHEDGE_MASK (0x20000)
  61. #define LPUART_BAUD_OSR_MASK (0x1F000000)
  62. #define LPUART_BAUD_OSR_SHIFT (24)
  63. #define LPUART_BAUD_OSR(x) ((((uint32_t)(x)) << 24) & 0x1F000000)
  64. #define LPUART_BAUD_SBR_MASK (0x1FFF)
  65. #define LPUART_BAUD_SBR_SHIFT (0U)
  66. #define LPUART_BAUD_SBR(x) (((uint32_t)(x)) & 0x1FFF)
  67. #define LPUART_BAUD_M10_MASK (0x20000000U)
  68. #define LPUART_BAUD_SBNS_MASK (0x2000U)