dpaux.h 2.4 KB

12345678910111213141516171819202122232425262728293031323334353637383940414243444546474849505152535455565758596061626364656667686970717273
  1. /* SPDX-License-Identifier: GPL-2.0-only */
  2. /*
  3. * Copyright (C) 2013 NVIDIA Corporation
  4. */
  5. #ifndef DRM_TEGRA_DPAUX_H
  6. #define DRM_TEGRA_DPAUX_H
  7. #define DPAUX_CTXSW 0x00
  8. #define DPAUX_INTR_EN_AUX 0x01
  9. #define DPAUX_INTR_AUX 0x05
  10. #define DPAUX_INTR_AUX_DONE (1 << 3)
  11. #define DPAUX_INTR_IRQ_EVENT (1 << 2)
  12. #define DPAUX_INTR_UNPLUG_EVENT (1 << 1)
  13. #define DPAUX_INTR_PLUG_EVENT (1 << 0)
  14. #define DPAUX_DP_AUXDATA_WRITE(x) (0x09 + ((x) << 2))
  15. #define DPAUX_DP_AUXDATA_READ(x) (0x19 + ((x) << 2))
  16. #define DPAUX_DP_AUXADDR 0x29
  17. #define DPAUX_DP_AUXCTL 0x2d
  18. #define DPAUX_DP_AUXCTL_TRANSACTREQ (1 << 16)
  19. #define DPAUX_DP_AUXCTL_CMD_AUX_RD (9 << 12)
  20. #define DPAUX_DP_AUXCTL_CMD_AUX_WR (8 << 12)
  21. #define DPAUX_DP_AUXCTL_CMD_MOT_RQ (6 << 12)
  22. #define DPAUX_DP_AUXCTL_CMD_MOT_RD (5 << 12)
  23. #define DPAUX_DP_AUXCTL_CMD_MOT_WR (4 << 12)
  24. #define DPAUX_DP_AUXCTL_CMD_I2C_RQ (2 << 12)
  25. #define DPAUX_DP_AUXCTL_CMD_I2C_RD (1 << 12)
  26. #define DPAUX_DP_AUXCTL_CMD_I2C_WR (0 << 12)
  27. #define DPAUX_DP_AUXCTL_CMD_ADDRESS_ONLY (1 << 8)
  28. #define DPAUX_DP_AUXCTL_CMDLEN(x) ((x) & 0xff)
  29. #define DPAUX_DP_AUXSTAT 0x31
  30. #define DPAUX_DP_AUXSTAT_HPD_STATUS (1 << 28)
  31. #define DPAUX_DP_AUXSTAT_REPLY_TYPE_MASK (0xf0000)
  32. #define DPAUX_DP_AUXSTAT_NO_STOP_ERROR (1 << 11)
  33. #define DPAUX_DP_AUXSTAT_SINKSTAT_ERROR (1 << 10)
  34. #define DPAUX_DP_AUXSTAT_RX_ERROR (1 << 9)
  35. #define DPAUX_DP_AUXSTAT_TIMEOUT_ERROR (1 << 8)
  36. #define DPAUX_DP_AUXSTAT_REPLY_MASK (0xff)
  37. #define DPAUX_DP_AUX_SINKSTAT_LO 0x35
  38. #define DPAUX_DP_AUX_SINKSTAT_HI 0x39
  39. #define DPAUX_HPD_CONFIG 0x3d
  40. #define DPAUX_HPD_CONFIG_UNPLUG_MIN_TIME(x) (((x) & 0xffff) << 16)
  41. #define DPAUX_HPD_CONFIG_PLUG_MIN_TIME(x) ((x) & 0xffff)
  42. #define DPAUX_HPD_IRQ_CONFIG 0x41
  43. #define DPAUX_HPD_IRQ_CONFIG_MIN_LOW_TIME(x) ((x) & 0xffff)
  44. #define DPAUX_DP_AUX_CONFIG 0x45
  45. #define DPAUX_HYBRID_PADCTL 0x49
  46. #define DPAUX_HYBRID_PADCTL_I2C_SDA_INPUT_RCV (1 << 15)
  47. #define DPAUX_HYBRID_PADCTL_I2C_SCL_INPUT_RCV (1 << 14)
  48. #define DPAUX_HYBRID_PADCTL_AUX_CMH(x) (((x) & 0x3) << 12)
  49. #define DPAUX_HYBRID_PADCTL_AUX_DRVZ(x) (((x) & 0x7) << 8)
  50. #define DPAUX_HYBRID_PADCTL_AUX_DRVI(x) (((x) & 0x3f) << 2)
  51. #define DPAUX_HYBRID_PADCTL_AUX_INPUT_RCV (1 << 1)
  52. #define DPAUX_HYBRID_PADCTL_MODE_I2C (1 << 0)
  53. #define DPAUX_HYBRID_PADCTL_MODE_AUX (0 << 0)
  54. #define DPAUX_HYBRID_SPARE 0x4d
  55. #define DPAUX_HYBRID_SPARE_PAD_POWER_DOWN (1 << 0)
  56. #define DPAUX_SCRATCH_REG0 0x51
  57. #define DPAUX_SCRATCH_REG1 0x55
  58. #define DPAUX_SCRATCH_REG2 0x59
  59. #endif