gmac.c 2.4 KB

123456789101112131415161718192021222324252627282930313233343536373839404142434445464748495051525354555657585960616263646566676869707172737475767778
  1. #include <common.h>
  2. #include <netdev.h>
  3. #include <miiphy.h>
  4. #include <asm/gpio.h>
  5. #include <asm/io.h>
  6. #include <asm/arch/clock.h>
  7. #include <asm/arch/gpio.h>
  8. void eth_init_board(void)
  9. {
  10. int pin;
  11. struct sunxi_ccm_reg *const ccm =
  12. (struct sunxi_ccm_reg *)SUNXI_CCM_BASE;
  13. /* Set MII clock */
  14. #ifdef CONFIG_RGMII
  15. setbits_le32(&ccm->gmac_clk_cfg, CCM_GMAC_CTRL_TX_CLK_SRC_INT_RGMII |
  16. CCM_GMAC_CTRL_GPIT_RGMII);
  17. setbits_le32(&ccm->gmac_clk_cfg,
  18. CCM_GMAC_CTRL_TX_CLK_DELAY(CONFIG_GMAC_TX_DELAY));
  19. #else
  20. setbits_le32(&ccm->gmac_clk_cfg, CCM_GMAC_CTRL_TX_CLK_SRC_MII |
  21. CCM_GMAC_CTRL_GPIT_MII);
  22. #endif
  23. #ifndef CONFIG_MACH_SUN6I
  24. /* Configure pin mux settings for GMAC */
  25. #ifdef CONFIG_SUN7I_GMAC_FORCE_TXERR
  26. for (pin = SUNXI_GPA(0); pin <= SUNXI_GPA(17); pin++) {
  27. #else
  28. for (pin = SUNXI_GPA(0); pin <= SUNXI_GPA(16); pin++) {
  29. #endif
  30. #ifdef CONFIG_RGMII
  31. /* skip unused pins in RGMII mode */
  32. if (pin == SUNXI_GPA(9) || pin == SUNXI_GPA(14))
  33. continue;
  34. #endif
  35. sunxi_gpio_set_cfgpin(pin, SUN7I_GPA_GMAC);
  36. sunxi_gpio_set_drv(pin, 3);
  37. }
  38. #elif defined CONFIG_RGMII
  39. /* Configure sun6i RGMII mode pin mux settings */
  40. for (pin = SUNXI_GPA(0); pin <= SUNXI_GPA(3); pin++) {
  41. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  42. sunxi_gpio_set_drv(pin, 3);
  43. }
  44. for (pin = SUNXI_GPA(9); pin <= SUNXI_GPA(14); pin++) {
  45. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  46. sunxi_gpio_set_drv(pin, 3);
  47. }
  48. for (pin = SUNXI_GPA(19); pin <= SUNXI_GPA(20); pin++) {
  49. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  50. sunxi_gpio_set_drv(pin, 3);
  51. }
  52. for (pin = SUNXI_GPA(25); pin <= SUNXI_GPA(27); pin++) {
  53. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  54. sunxi_gpio_set_drv(pin, 3);
  55. }
  56. #elif defined CONFIG_GMII
  57. /* Configure sun6i GMII mode pin mux settings */
  58. for (pin = SUNXI_GPA(0); pin <= SUNXI_GPA(27); pin++) {
  59. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  60. sunxi_gpio_set_drv(pin, 2);
  61. }
  62. #else
  63. /* Configure sun6i MII mode pin mux settings */
  64. for (pin = SUNXI_GPA(0); pin <= SUNXI_GPA(3); pin++)
  65. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  66. for (pin = SUNXI_GPA(8); pin <= SUNXI_GPA(9); pin++)
  67. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  68. for (pin = SUNXI_GPA(11); pin <= SUNXI_GPA(14); pin++)
  69. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  70. for (pin = SUNXI_GPA(19); pin <= SUNXI_GPA(24); pin++)
  71. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  72. for (pin = SUNXI_GPA(26); pin <= SUNXI_GPA(27); pin++)
  73. sunxi_gpio_set_cfgpin(pin, SUN6I_GPA_GMAC);
  74. #endif
  75. }